Skip Navigation Linksلیست مقالات ترجمه شده / مقالات ترجمه شده مهندسی برق /

عنوان ترجمه شده مقاله: طراحی و شبیه سازی گیت های منطقی توان پایین بر اساس FED های نانو مقیاس با اتصال جانبی

قطعۀ نانو مقیاس جدیدی به نام دیود اثر میدانی با اتصال جانبی (S-FED) متشکل از دیود و SOI-MOSFET مسطح پیش از این مطرح شده بود

چکیده

قطعۀ  نانو مقیاس جدیدی به نام دیود اثر میدانی با اتصال جانبی (S-FED) متشکل از دیود و SOI-MOSFET مسطح پیش از این مطرح شده بود. در این مقاله، S-FED از نظر تابع کار با در نظر گرفتن طراحی گیت های منطقی مانند NOT، NAND، NOR و XOR بهینه سازی می شود. نتایج حاصل نشان می دهند که تابع کار بهینه برابر با eV 4.7 است که در آن می توان بالاترین مقدار ION/IOFF را به دست آورد. برای تعیین عملکرد گیت های منطقی پیشنهادی از شبیه سازی های حالت ترکیبی استفاده شده است. همچنین اثبات کاهش مصرف توان کل تا 56 درصد نیز ارائه شده است به طوری که گیت NOT مبتنی بر S-FED باعث بهبود حاصلضرب توان-تاخیر در حدود 30 درصد در مقایسه با نسخۀ مبتنی بر CMOS می شود. فرآیند ساخت و تولید مشابه فن‌ آوری CMOS می تواند برای تسهیل دستیابی عملی به نسل جدید گیت های منطقی مبتنی بر S-FED بسیار سودمند باشد.

1-مقدمه

کوچک‌ سازی مقیاس فن‌ آوری MOSFET برای دستیابی به عملکرد مطلوب، چگالی بسته‌بندی و قابلیت اطمینان همواره مورد توجه بوده است همان طور که در قانون مور پیش بینی شده بود. با این حال، کوچک‌ سازی مقیاس باعث ایجاد مسائل جدی به ویژه در فن‌ آوری های زیرمیکرومتر و نانو مقیاس عمیق شده است [1]، [2]. ساختارهای جدیدی برای غلبه بر مسائل ناشی از بلند پروازی های حوزۀ فن‌ آوری CMOS نانو مقیاس پیشنهاد شده اند...

میتوانید از لینک ابتدای صفحه، مقاله انگلیسی را رایگان دانلود فرموده و چکیده انگلیسی و سایر بخش های مقاله را مشاهده فرمایید.


موسسه ترجمه البرز اقدام به ترجمه مقاله " مهندسی برق " با موضوع " طراحی و شبیه سازی گیت های منطقی توان پایین بر اساس FED های نانو مقیاس با اتصال جانبی " نموده است که شما کاربر عزیز می توانید پس از دانلود رایگان مقاله انگلیسی و مطالعه ترجمه چکیده و بخشی از مقدمه مقاله، ترجمه کامل مقاله را خریداری نمایید.
عنوان ترجمه فارسی
طراحی و شبیه سازی گیت های منطقی توان پایین بر اساس FED های نانو مقیاس با اتصال جانبی
نویسنده/ناشر/نام مجله :
IEEE TRANSACTIONS ON ELECTRON DEVICES
سال انتشار
2016
کد محصول
1013385
تعداد صفحات انگليسی
6
تعداد صفحات فارسی
21
قیمت بر حسب ریال
1,265,000
نوع فایل های ضمیمه
Pdf+Word
حجم فایل
1 مگا بایت
تصویر پیش فرض


این مقاله ترجمه شده را با دوستان خود به اشتراک بگذارید
سایر مقالات ترجمه شده مهندسی برق را مشاهده کنید.
کاربر عزیز، بلافاصله پس از خرید مقاله ترجمه شده مقاله ترجمه شده و با یک کلیک می توانید مقاله ترجمه شده خود را دانلود نمایید. مقاله ترجمه شده خوداقدام نمایید.
جهت خرید لینک دانلود ترجمه فارسی کلیک کنید
جستجوی پیشرفته مقالات ترجمه شده
برای کسب اطلاعات بیشتر، راهنمای فرایند خرید و دانلود محتوا را ببینید
هزینه این مقاله ترجمه شده 1265000 ریال بوده که در مقایسه با هزینه ترجمه مجدد آن بسیار ناچیز است.
اگر امکان دانلود از لینک دانلود مستقیم به هر دلیل برای شما میسر نبود، کد دانلودی که از طریق ایمیل و پیامک برای شما ارسال می شود را در کادر زیر وارد نمایید


این مقاله ترجمه شده مهندسی برق در زمینه کلمات کلیدی زیر است:





Gate work function
logic gate design (NAND
NOR
and XOR)

تاریخ انتشار در سایت: 2019-03-10
جستجوی پیشرفته مقالات ترجمه شده

خدمات ترجمه تخصصی و ویرایش مقاله مهندسی برق در موسسه البرز

نظرتان در مورد این مقاله ترجمه شده چیست؟

ثبت سفارش جدید